LOGIQUE PROGRAMMABLE EN VERILOG
Chapitre 1. Introduction
Chapitre 2. Traitement combinatoire et syntaxe du langage
Chapitre 3. L'usage de l'outil QUARTUS II
Chapitre 4. Description comportementale
4.1. Le bloc always et le type reg
4.2. Les opérateurs conditionnels
4.3. La mémoire élémentaire
4.4. L'alternative multiple
4.5. Exemple de description par table de vérité
4.6. Traitement séquentiel par l'exemple
4.7. Exercices
4.7.1. La Bascule JK
4.7.2. Compteur-décompteur 4 bits BCD avec chargement synchrone
4.7.3. La Bascule 74LS73A
4.7.4. Compteur BCD modulo 100
4.7.5. Le compteur 74LS168
4.7.6. Le registre universel 74LS194
4.8. Solutions des exercices
Chapitre 5. Projets : énoncés
Chapitre 6. Projets : vers la solution
Page d'accueil Table des matières Niveau supérieur Page précédente Bas de la page Page suivante

4.7.4. Compteur BCD modulo 100

On demande de réaliser un compteur modulo 100 qui possède une sortie BCD.

Rappel : le BCD (Binary Coded Decimal) ou DCB (Décimal Codé en Binaire) consiste à utiliser 4 bits pour coder en binaire naturel, un chiffre compris entre 0 et 9. Ce codage utilise partiellement les possibilités du binaire sur 4 bits (10 possibilités sur les 16)

  1. Rappeler les entrées et sorties nécessaires au composant
  2. Rappeler les actions à réaliser et les conditions déclenchant ces actions
  3. Ecrire le programme permettant de répondre au cahier des charges
  4. Proposer un jeu de simulation
  5. Simuler et valider l’ensemble
 
Page d'accueil Table des matières Niveau supérieur Page précédente Haut de la page Page suivante