LOGIQUE PROGRAMMABLE EN VERILOG
Chapitre 1. Introduction
Chapitre 2. Traitement combinatoire et syntaxe du langage
Chapitre 3. L'usage de l'outil QUARTUS II
Chapitre 4. Description comportementale
4.1. Le bloc always et le type reg
4.2. Les opérateurs conditionnels
4.3. La mémoire élémentaire
4.4. L'alternative multiple
4.5. Exemple de description par table de vérité
4.5.1. Cas de la bascule RS
4.5.2. Cas du décodeur BCD 7 segments
4.6. Traitement séquentiel par l'exemple
4.7. Exercices
4.8. Solutions des exercices
Chapitre 5. Projets : énoncés
Chapitre 6. Projets : vers la solution
Page d'accueil Table des matières Niveau supérieur Page précédente Bas de la page Page suivante

4.5. Exemple de description par table de vérité


Même s'il ne s'agit pas de traitement séquentiel, une fonctionnalité peut être décrite sans équations. Le système permet de réaliser cette description en utilisant directement et seulement la table de vérité de la fonction souhaitée. Ceci présente l'avantage de l'efficacité en limitant les sources d'erreurs.

On propose de reprendre et de traiter 2 exembles du 1er chapitre : la bascule RS et un décodeur d'afficheur 7 segments.

 

    4.5.1. Cas de la bascule RS
    4.5.2. Cas du décodeur BCD 7 segments
Page d'accueil Table des matières Niveau supérieur Page précédente Haut de la page Page suivante