LOGIQUE PROGRAMMABLE EN VERILOG
Chapitre 1. Introduction
Chapitre 2. Traitement combinatoire et syntaxe du langage
Chapitre 3. L'usage de l'outil QUARTUS II
Chapitre 4. Description comportementale
Chapitre 5. Projets : énoncés
5.1. Gestion de feux de carrefour tricolores
5.2. Réalisation d'un compte-tours
5.3. Conversion analogique numérique à simple rampe numérique
5.4. Conversion analogique numérique à rampe avec suivi
5.5. Conversion analogique numérique à approximations successives
5.6. Radar de parking
Chapitre 6. Projets : vers la solution
Page d'accueil Table des matières Niveau supérieur Page précédente Bas de la page Page suivante

5.4. Conversion analogique numérique à rampe avec suivi

Dans l'exercice précédent, on a pu remarquer la propotionnalité entre le temps de conversion et la tension à convertir. L'objectif est d'améliorer le temps de conversion.

Maintenant, on part de la valeur précédente et suivant l'état du comparateur, on compte ou on décompte. La fin de conversion est détectée par le changement d’état du comparateur : c'est la fin de la conversion.

Analyser, coder, simuler, débogguer et valider.

En utilisant l'horloge 1MHz, déterminer les temps de conversion pour la suite (1Volt, 2.5 volts, 4 volts, 3volts).

Conclure sur la valeur et la dépendance du temps de conversion.

Page d'accueil Table des matières Niveau supérieur Page précédente Haut de la page Page suivante